Keresés

Új hozzászólás Aktív témák

  • HSM

    félisten

    válasz mozso #23012 üzenetére

    Igen, nálam is szorgalmasan emelgette a Gigabyte B550 is, bár talán nem ilyen durván. :K Írtam is. [link]
    Ráadásul jól el van rejtve a BIOS mélyére, és a gyári értékeket sem volt könnyű meglelni, nagyon boldog voltam. Még szerencse, hogy hamar feltűnt a Ryzen Masterben, hogy emelkednek a feszeim a ram órajellel együtt, amikor a lapom fő feszültséges oldalán semmi nem volt automatán hagyva... :Y :W

    Amúgy jogos a pont, azt is szoktam írogatni (pl. [link] ), hogy nem árt vigyázni a PBO-val is, mert az sem garanciális, garantált működés, éppen ezért, adsz neki 40%-al magasabb áramerősség limitet, máris nem biztos, hogy biztonságban lesz a csip. Illetve az automatán hagyott Overdrive Scalar sem tűnik nekem egy életbiztosításnak 200Mhz plusz órajellel... :DDD

    "Nem a CPU nyírja ki magát, hanem az az alaplap ami félkész bios-al jelenik meg és abban is extrém tuningok vannak az "Auto" beállítások mögött. :((("
    Ez amúgy nem újdonság, több évtizedes alap tuning tudás, hogy SOHA SEMMIT nem hagyunk automatán, ami lényeges... Főleg nem a feszeket. ;) És ez sajnos az XMP-re is vonatkozik, 10 évvel ezelőtti rendszereknél is tudtak már barátságtalan feszeket kitalálni vele a komolyabb kiteknél az akkori lapok. :(

  • Smite

    tag

    válasz mozso #23012 üzenetére

    Köszi a SOC oldali voltage tippeket. A mostani meg a régebbi hsz. alapján belőttem manuálisan. Nyomtam rá egy Aida mem tesztet és maradt minden, mint az auto állapotban.

    Nem igazán tudtam, hogy mi mit jelent, és ezt találtaltam róla. Itthagyom hátha hasznos:

    "UCLK and IF voltages are derived from SoC voltage, otherwise the I/O chiplet voltage.
    So UCLK and IF voltages cannot be above or equal to SoC voltage. Only lower.

    By default
    CPU SoC voltage on 3000 is 1.05~1.08V
    UCLK voltage (cLDO VDDP) and InfinityFabric voltage (cLDO VDDG) is well below 1.0V.
    IF voltage, cLDO VDDG in some boards and after latest 1.0.0.4B AGESA is devided into 2 sections.
    1. cLDO VDDG IOD (is the Infinity Fabric voltage for the I/O Die or SoC IF part)
    2. cLDO VDDG CCD (is the Infinity Fabric voltage for the cores IF part, inbetween the CCX/CCDs connection)"

    "cLDO VDDP/VDDG must be at least 50mV below SoC voltage.'

Új hozzászólás Aktív témák