Keresés

Új hozzászólás Aktív témák

  • Abu85

    HÁZIGAZDA

    válasz b. #40250 üzenetére

    Ez nem így fog működni. A fixfunkciós blokkoknak mindenképpen kell egy nagyobb lapka, mivel rendkívül rossz lenne minden chipletbe külön raszterizálót, és egyéb fixfunkciós részegységet építeni. Amit az NV mutatott az rendben van az AI igényére kigyúrva, mert ott nem szükséges fixfunkciós blokk, de a grafika az más.

    Az MCM egy jó lehetőség, de grafikai szempontból a kialakítás olyasmi lesz, mint amit látsz az új EPYC-nél. Lesz egy nagyobb lapka, ami nem tartalmaz ALU-kat, viszont minden fixfunkciós blokk ott van benne, és lesznek chipletek, amelyek gyakorlatilag a multiprocesszorokat tartalmazzák.
    Ennek tényleg az a lényege, hogy a multiprocesszorokat tartalmazó chipleteknél viszonylag sokat ér a modernebb node, de mondjuk a fixfunkciós blokkok esetében ez már nem igaz, így itt megtartható az olcsó 12 nm.
    Ennek nyilván hátránya, hogy a fixfunkciós blokkok miatt a vezérlőlapkát skálázni kell, de mivel ez 12 nm-en maradt, így olcsó megtenni.

    Ribi: Az interfész szempontjából linkekről van szó, vagyis ha mondjuk kettő link nem elég gyors, akkor raksz bele négyet, ha az is kevés, raksz bele hatot, stb. Így ez akármeddig skálázható.

  • Ribi

    nagyúr

    válasz b. #40250 üzenetére

    Ez azon nem változtat, hogy minél több izén megy keresztül az adat, annál nagyobb lesz a késleltetés.
    És annál rosszabb az egyes részegységek "együtt futása" és egymással kommunikációja. Ryzennél még csak 2 modul van és nincs közben még + cucc, mégis észrevehető lassulást eredményez. 36 egységnél mi lesz?

Új hozzászólás Aktív témák